台积电直奔1nm工艺!可封装1万亿个晶体管

业界
2023
12/28
13:46
快科技
分享
评论

IEDM 2022国际电子元件会议上,台积电公布了一份野心勃勃的半导体制造工艺、封装技术路线图,已经规划到了2030年。

眼下,台积电正在推进3nm级别的N3系列工艺,下一步就是在2025-2027年间铺开2nm级别的N2系列,包括N2、N2P等,将在单颗芯片内集成超过1000亿个晶体管,单个封装内则能做到超过5000亿个。

为此,台积电将使用EUV极紫外光刻、新通道材料、金属氧化物ESL、自对齐线弹性空间、低损伤低硬化低K铜材料填充等等一系列新材料、新技术,并结合CoWoS、InFO、SoIC等一系列封装技术。

再往后就是1.4nm级别的A14、1nm级别的A10——命名和Intel A20、A18如出一辙,但看起来更“先进”。

1nm A10工艺节点上,台积电计划在单颗芯片内集成超过2000亿个晶体管,单个封装内则超过1万亿个,相比N2工艺翻一倍。

台积电:2030年量产1nm、可封装1万亿个晶体管

有趣的是,Intel也计划在2030年做到单个封装1万亿个晶体管,可谓针锋相对。

目前最复杂的单芯片是NVIDIA GH100,晶体管达800亿个。

多芯片封装方面处于领先地位的是各种GPU计算芯片,Intel Ponte Vecchio GPU Max超过1000亿个晶体管,AMD Instinct MI300A、MI300X分别有1460亿个、1530亿个晶体管。

台积电:2030年量产1nm、可封装1万亿个晶体管

【来源:快科技

THE END
广告、内容合作请点击这里 寻求合作
台积电
免责声明:本文系转载,版权归原作者所有;旨在传递信息,不代表砍柴网的观点和立场。

相关热点

12月23日消息,据国外媒体报道称,Intel的CEO接受采访时表示,自家的18A制程(1.8nm)比领先台积电N2,在这块他们2年内没有对手。
业界
据英国《金融时报》报道,台积电已经向苹果展示了2纳米芯片的原型,预计将于2025年推出。
业界
12月13日消息,据媒体报道,台积电向英伟达和苹果等大客户展示了N2(2nm)工艺芯片原型。
业界
12 月 9 日消息,台积电美国工厂的劳资纠纷已得到缓解。
业界
台积电10月营收月增34.8%,且已在法说会上明确指出第四季度财测无变动,业内人士则推估在相关预测基础不变下,11月至12月营收平均值将月减逾20%。
业界

相关推荐

1
3