近年来,随着大模型参数规模的不断扩大和训练数据量的急剧增加,对计算能力和网络带宽的需求呈现出了爆炸性的增长态势。与此同时,大模型模态也逐步从单一模态向多模态发展,这意味着除了文本数据外,还需要同时应对音频、图像、视频等多种类型的数据处理。因此,传统的接口IP技术已难以满足日益增长的高速数据传输需求,而新一代的高速接口IP技术则以其更高的数据传输速率成为了解决这一问题的关键所在。
晟联科一直致力于为加速算力提供高速接口解决方案,坚持以技术创新为驱动,经过多年的研发积累和技术迭代,为行业提供低功耗、低延时、安全稳定的高速32G/16G UCIe、112G/56G SerDes和PCIe 6.0 IP解决方案。晟联科是目前国内同时拥有三种高速接口IP技术的公司,全面满足高性能计算、数据中心、网络通信、存储系统等领域对高速数据传输的高可靠性、低误码率及远距离传输需求。目前,晟联科的IP+组合解决方案已正式商用发布,其中,32G UCIe实现HPC单芯片算力升级,112G SerDes及PCIe 6.0则推动了高性能集群网络带宽升级。从片内到片外,晟联科的IP+解决方案为智算中心集群算力带来了巨大提升,高速SerDes IP更是在Tier1客户芯片及设备中累计出货2亿条通道。
本次半导体投资年会上,晟联科荣获“年度最佳解决方案奖”,是对晟联科高速接口IP技术实力、创新能力和应用能力的肯定。未来,晟联科将继续携手上下游产业合作伙伴,为国产高速接口IP技术的自主创新和产业升级提供有力支撑,为客户打造数据传输安全高效化、体验专精化、成本效率最大化的高速接口IP解决方案,加速客户价值的实现。